アナログマスタースライス

アナログマスタースライスについて

アナログマスタースライスとは、トランジスタ、抵抗、コンデンサなどの素子を形成したウェハをあらかじめ準備しておき、お客様の用途にあった機能を実現するため、配線層のガラスマスクを変えることによって、お客様オリジナルのアナログ・セミカスタムIC/LSIを実現するサービスです。 共通の下地(=マスタースライス)を利用するため、低い開発コスト、短納期での開発が可能です。

  • ディスクリート回路をIC化したい。
  • 車載向けに少量生産のICを開発したい。
  • オペアンプ周辺のディスクリート部品を取り込みたい。
  • 短納期・低コストで開発したい。

このようなお客様の課題に応えることができます。
※ウェハを受託生産する、ファウンドリーサービス別ウィンドウ表示 も行っています。

主な特長

40V耐圧バイポーラ・プロセス使用

レイアウト設計完了からES(エンジニアリング・サンプル)の納品まで、およそ4週間

discrete

開発手順

アナログマスタースライスの標準的な開発手順は以下の通りです。

businessProcess

仕 様

新日本無線のアナログマスタースライスは、トランジスタ、抵抗、コンデンサのみを集積したトランジスタ・アレイ型とこれらの素子に加え、新日本無線のスタンダードなオペアンプを組み合わせたマクロセル型の2種類をご用意しています。お客様の用途によってお選びいただけます。 詳細は以下をご参照ください。

トランジスタ・アレイ型 開発仕様

トランジスタ・アレイ型 TA-1-2-4
(開発済)
TA-1-1-3
(試作可)
TA-1-4-8
(計画中)
使用プロセス 高耐圧5インチ・バイポーラ
絶対最大定格 43V
最大動作電圧 40V
動作接合温度 -40 to +125℃
ブロック数 8 3 32
NPNトランジスタ搭載数 368 素子 138 素子 1472 素子
LPNPトランジスタ搭載数 352 素子 132 素子 1408 素子
LR-POL 抵抗搭載数
(1素子=125Ω)
1840 素子 714 素子 7168 素子
HR-POL 抵抗搭載数
(1素子=5kΩ)
1744 素子 654 素子 6976 素子
MOS キャパシタ搭載数
(1素子=5pF)
16 素子 6 素子 64 素子
変更可能マスク層数 3層(AL,VIA,AL2)
使用パッケージ LQFP48 DIP16
SSOP20/24/32
COB
応用分野 •車載機器 ボディー系制御
•産業機器 センサーAFE(Analog Front End)

マクロセル型 開発仕様

マクロセル型 MC-1-3-3
(特性確認中)
MC-1-1-0
(計画中)
MC-1-4-4
(計画中)
使用プロセス 高耐圧5インチ・バイポーラ
絶対最大定格 43V
最大動作電圧 40V
動作接合温度 -40 to +125℃
オペアンプ・セル搭載数 NJM2904 タイプ:3
NJM4558 タイプ:3
NJM2904 タイプ:1
NJM4558 タイプ:0
NJM2904 タイプ:4
NJM4558 タイプ:4
NPN トランジスタ搭載数 12 素子 4 素子 20 素子
LPNP トランジスタ搭載数 12 素子 4 素子 20 素子
HR-POL 抵抗搭載数
(1素子=5kΩ)
375 素子 75 素子 500 素子
HR-POL 抵抗搭載数
(1素子=10kΩ)
72 素子 12 素子 96 素子
HR-POL 抵抗搭載数
(1素子=20kΩ)
72 素子 12 素子 96 素子
HR-POL 抵抗搭載数
(1素子=40kΩ)
72 素子 12 素子 96 素子
HR-POL 抵抗搭載数
(1素子=80kΩ)
72 素子 12 素子 96 素子
MOSキャパシタ搭載数
(1素子=8pF)
16 素子 12 素子 32 素子
変更可能マスク層数 3層(AL,VIA,AL2)
使用パッケージ LQFP48 DIP14/16
SSOP14/16
COB
応用分野 •音響機器 プリアンプ
•民生機器 センサーAFE(Analog Front End)

トランジスタ・アレイ型/マクロセル型のチップ概略図

Circuit Diagram

プロセス・デザイン・キット (PDK)

新日本無線のアナログマスタースライスでは、以下プロセスデザインキット(PDK)を用意しています。

  • デザインルール
  • 回路図シンボル
  • SPICEモデル・パラメータ
  • レイアウト・データ
  • DRC/LVS検証ルール

対応EDAツール

  米 Cadence社 SILVACO, Inc.
回路図 Virtuoso Schematic Editor Gateway
回路シュミレータ Virtuoso Multi-Mode Simualtion SmartSpice
レイアウト Virtuoso Layout Editor
(GDS2 ファイル)
Expert
(GDS2/Tech ファイル)
DRC/LVS 検証 Dracula(*1) Guardian(*2)
  • *1 テープアウト・サインオフ検証ツール
  • *2 インタラクティブ検証ツール

商品名、社名は各社の商標又は登録商標です。

保証体制・納品形態

保証項目

  • アナログマスタースライスに関する保証項目は以下の通りとなります。
    • PCM(素子特性)保証
    • チップ外観検査
    • 車載対応

オプションサービス

    • ウェハーテスト
    • ファイナルテスト
    • バーンインテスト

納品形態

    • ウェハーでの納品を基本としますが、お客様のご要望に応じてパッケージ封止につきましても受託可能です。

*納品時はPCMデータを添付します。

アナログマスタースライスのお問い合わせ

アナログマスタースライス開発 /シャトルサービスのご用命、開発中製品の詳細につきましては、
以下より、お問い合わせください。

トップ